# Musterlösung Übungsblatt 3

## CMOS-Technologie und Schaltnetze

Vorlesung *Technische Grundlagen der Informatik 1*, Sommeresemester 2020 Erstellt von Dr.-Ing. Kristian Ehlers

#### **Aufgabe 1 CMOS-Technologie**

Gegeben ist die in Abbildung 1.1 dargestellte unvollständige CMOS-Schaltung.



Abbildung 1.1: CMOS-Schaltung

#### (a) FET

Um welche Feldeffekttransistortypen handelt es sich bei den in der Schaltung vorkommenden Transistoren? Bei welchem Eingangspegel leiten diese Transistoren?

Es handelt sich um n-Kanal MOSFETs, d.h. sie leiten erst, wenn an ihrem Gate eine positive Spannung oberhalb einer Schwellwertspannung angelegt wird.

#### (b) CMOS vs. RTL-Technologie

Welchen Vorteil bietet die CMOS-Technologie im Vergleich zur RTL-Technologie? Bis auf den Moment des Schaltens fließt "kein" Strom.

#### (c) Komplementärschaltung

Ergänzen Sie die komplementäre Transistorschaltung im oberen Schaltungsteil zwischen Versorgungsspannung und dem Ausgang.

Das komplementäre Netz verhindert, dass (bei konstantem Input) ein Strom fließt. Da immer das Hauptnetz oder das komplementäre Netz sperren werden. Damit wird Strom gespart.

1

#### (d) Funktion

Welche logische Funktion realisiert die CMOS-Schaltung?

$$f(a,b,c) = \overline{b(a+c)}$$

#### (e) Schaltzustände der Transistoren

Bestimmen Sie die Schaltzustände leitend (on) bzw. gesperrt (off) aller Transistoren für alle möglichen Eingangskombinationen und den Pegel (H/L) von A.

| a | b | С | T1  | T2  | T3  | T4  | T5  | T6  | A |
|---|---|---|-----|-----|-----|-----|-----|-----|---|
| L | L | L | OFF | OFF | OFF | ON  | ON  | ON  | Н |
| L | L | Η | OFF | OFF | ON  | ON  | ON  | OFF | Н |
| L | Η | L | OFF | ON  | OFF | ON  | OFF | ON  | Н |
| L | Η | Η | OFF | ON  | ON  | ON  | OFF | OFF | L |
| Η | L | L | ON  | OFF | OFF | OFF | ON  | ON  | Н |
| Η | L | Η | ON  | OFF | ON  | OFF | ON  | OFF | Н |
| Η | Η | L | ON  | ON  | OFF | OFF | OFF | ON  | L |
| Η | Η | Н | ON  | ON  | ON  | OFF | OFF | OFF | L |

#### Aufgabe 2 Subtrahierer

#### (a) Realisierung

Implementieren Sie einen 4-Bit Subtrahierer in LogicCircuits unter Verwendung von Volladdierer-Bausteinen. Gehen Sie davon aus, dass Minuend A (4 Bit) und Subtrahend B (4 Bit) jeweils im 2er-Komplement dargestellt sind und das MSB damit das Vorzeichen enthält. Die Differenz S = A - B (4 Bit) soll ebenfalls im 2er-Komplement dargestellt werden.

Ergibt sich nahezu direkt aus der Vorlesung, wo eine allgemeinere ADD/SUB ALU erklärt wird.



#### (b) Overflow-Bit

Bei manchen Eingaben kann die Differenz nicht mehr korrekt in 4 Bit mittels Zweierkomplement dargestellt werden. In solchen Fällen kommt es zu einem Overflow. Geben Sie die Bedingung an, bei der ein Overflow auftritt und rrgänzen Sie die Schaltung in der Art, dass das Overflow-Bit herausgeführt und als Lampe dargestellt wird.

Der Overflow wird wahrscheinlich im Bereich des oberen Bits generiert. Aus diesem Grund stellen wir eine Wahheitstafel auf, die als Eingaben die oberen beiden Bit und das eingehende Carry berücksichtigt. Nach Ausfüllen der Tabellen, versuchten wir den einzelnen Zeilen Bedeutungen zuzuweisen und daran die fehlerhaften Fälle zu erkennen.

| $A_3$ | $B_3$ | $c_{\text{out}_2}$ | $c_{\text{out}_3}$ | VZ | Bemerkung                                                       |
|-------|-------|--------------------|--------------------|----|-----------------------------------------------------------------|
| 0     | 0     | 0                  | 0                  | 1  | positive Zahl - positive Zahl -> negatives Ergebnis             |
| 0     | 0     | 1                  | 1                  | 0  | positive Zahl - positive Zahl -> positives Ergebnis             |
| 0     | 1     | 0                  | 0                  | 0  | positive Zahl - negative Zahl -> positives Ergebnis < 7         |
| 0     | 1     | 1                  | 0                  | 1  | positive Zahl - negative Zahl -> positives Ergebnis > 7         |
| 1     | 0     | 0                  | 1                  | 0  | negative Zahl - positive Zahl -> positives Ergebnis Widerspruch |
| 1     | 0     | 1                  | 1                  | 1  | negative Zahl - positive Zahl -> negatives Ergebnis             |
| 1     | 1     | 0                  | 0                  | 1  | negative Zahl - negative Zahl -> positives Ergebnis             |
| 1     | 1     | 1                  | 1                  | 0  | negative Zahl - negative Zahl -> negatives Ergebnis             |

 $\Rightarrow o = c_{\text{out}_2} \operatorname{xor} c_{\text{out}_3}$ 



### Aufgabe 3 Komparator

#### (a) MUX<sub>4</sub>

Realisieren Sie einen Komparator in Logic Circuits, der zwei 2-Bit Zahlen auf Equivalenz überprüft. Ihnen stehen ein MUX mit 4 Steuereingängen (MUX $_4$  oder 16:1 MUX) sowie die Signale High und Low zur Verfügung.



#### (b) MUX<sub>2</sub>

Leider gibt es einen Lieferengpass bei den  $MUX_4$ -Bausteinen. Realisieren Sie aus diesem Grund dieselbe Schaltung mittels eines  $MUX_2$  (4:1 MUX), zweier XOR-Gatter und zweier NOT-Gatter.

